項目總結(jié)報告模板
版本:1.00基于FPGA的SRAM測試電路的設(shè)計與實現(xiàn)總結(jié)報告專業(yè):電子信息工程(集成電路)專業(yè)本科班級:集成09004班學號:09160500419姓名:劉鵬日期:201*/9/15大連東軟信息學院嵌入式系統(tǒng)工程系日期201*-201*-11-26(星期一)版本0.010.10修改記錄說明文檔的初步建立文檔的初次修改:1更新細化一些內(nèi)容;作者(以上為修改記錄的示例,請認真填寫)目錄一.緒論............................................................................................................................1
1.概述.......................................................................................................................12.國內(nèi)外現(xiàn)狀..............................................................................................................1二.關(guān)鍵技術(shù)介紹................................................................................................................1
1.專有名詞介紹...........................................................................................................12.關(guān)鍵技術(shù)介紹...........................................................................................................1三.系統(tǒng)分析......................................................................................................................1
1.項目的功能描述........................................................................................................22.項目的可行性分析.....................................................................................................23.待測目標SRAM分析.................................................................................................24.測試算法分析...........................................................................................................25.測試電路系統(tǒng)流程圖..................................................................................................2四.系統(tǒng)設(shè)計......................................................................................................................2
1.初步劃分.................................................................................................................22.詳細劃分.................................................................................................................2五.系統(tǒng)實現(xiàn)......................................................................................................................3
1.開發(fā)環(huán)境介紹...........................................................................................................32.數(shù)據(jù)通路實現(xiàn)...........................................................................................................33.控制單元實現(xiàn)...........................................................................................................3六.系統(tǒng)仿真和驗證.............................................................................................................3
1.模塊仿真.................................................................................................................32.系統(tǒng)驗證.................................................................................................................3七.項目總結(jié)......................................................................................................................基于FPGA的SRAM測試電路的設(shè)計與實現(xiàn)項目總結(jié)報告
一.緒論
說明:在緒論中簡要說明設(shè)計工作的目的、意義、研究設(shè)想、方法等。應(yīng)當言簡意賅。有關(guān)歷史回顧和前人工作的,可以適當綜合評述。
1.概述
介紹項目設(shè)計的背景,目的、意義,項目的設(shè)計環(huán)境,項目的應(yīng)用范圍,項目的研究方法等。
2.國內(nèi)外現(xiàn)狀
說明項目所用技術(shù)國內(nèi)外發(fā)展的現(xiàn)狀和實際應(yīng)用的產(chǎn)品等。
二.關(guān)鍵技術(shù)介紹
說明:對報告所涉及到的關(guān)鍵技術(shù)和所用的專有名詞進行簡要的介紹,在報告的其它部分一般不再敘述通用技術(shù)。
1.專有名詞介紹
對于報告中出現(xiàn)的專有名詞進行介紹,例如SRAM,F(xiàn)PGA,狀態(tài)機等。
2.關(guān)鍵技術(shù)介紹
對于項目中用到的關(guān)鍵技術(shù)進行介紹,例如IP核復用,MarchC-算法等技術(shù)。
三.系統(tǒng)分析
說明:在本部分中分析項目所作測試電路應(yīng)實現(xiàn)的功能,項目的可行性分析,待測的SRAMIP核的結(jié)構(gòu)框圖及功能說明,測試電路所采用的算法以及項目的流程圖等部分。
基于FPGA的SRAM測試電路的設(shè)計與實現(xiàn)項目總結(jié)報告
1.項目的功能描述2.項目的可行性分析3.待測目標SRAM分析4.測試算法分析5.測試電路系統(tǒng)流程圖
四.系統(tǒng)設(shè)計
說明:可分為模塊初步劃分和模塊詳細劃分,分別說明每個模塊的整體功能,端口界定,以及端口功能的詳細描述,并且給出這幾個模塊端口之間的相互關(guān)系圖和關(guān)系的說明等。
1.初步劃分
把整個項目初步劃分成幾個模塊,分別說明每個模塊的整體功能,端口界定,以及端口功能的詳細描述,并且給出這幾個模塊端口之間的相互關(guān)系圖(可從EDA工具中截取,或者用visio軟件畫出),然后對模塊之間的相互關(guān)系進行說明。
例如本設(shè)計可分為Data_Path和Controller兩個模塊。分別說明。詳細端口說明見下表:(例表)信號rst_nclk1data_inwrfullclk2data_outrdemptyI/OIIIIOIOIO寬度111111811功能描述全局異步復位信號時鐘1,133M輸入數(shù)據(jù)寫有效FIFO滿時鐘2,100M輸出數(shù)據(jù)讀有效FIFO空2.詳細劃分
對初步劃分的模塊進行詳細的劃分,每個模塊又可劃分成若干個小模塊,詳細說明每個小模塊的功能,進行端口的界定,并對端口信號進行簡單描述,然后給出模塊之間的關(guān)系圖,
基于FPGA的SRAM測試電路的設(shè)計與實現(xiàn)項目總結(jié)報告
并對模塊之間的相互關(guān)系進行說明。
例如本設(shè)計的Data_Path部分可分為數(shù)據(jù)模塊,地址模塊,控制模塊等。
五.系統(tǒng)實現(xiàn)
說明:主要包括開發(fā)環(huán)境配置;各頂層模塊的實現(xiàn),數(shù)據(jù)通路的實現(xiàn),控制單元狀態(tài)機的狀態(tài)圖和代碼的設(shè)計等。
1.開發(fā)環(huán)境介紹2.數(shù)據(jù)通路實現(xiàn)3.控制單元實現(xiàn)
六.系統(tǒng)仿真和驗證
說明:在本章中可以通過對系統(tǒng)的模塊進行仿真,以及對仿真結(jié)果進行分析來驗證各模塊代碼實現(xiàn)的正確性。(需要給出仿真的方案,以及各模塊的仿真波形,和仿真結(jié)果的分析。)還需要介紹利用SRAMIP核作為被測對象,下載到FPGA開發(fā)板的驗證思路,驗證方法和結(jié)果分析。
1.模塊仿真
各綜合模塊的仿真波形。
2.系統(tǒng)驗證
介紹利用SRAMIP核作為被測對象,下載到FPGA開發(fā)板的驗證思路,驗證方法和結(jié)果分析。
七.項目總結(jié)
說明:結(jié)論是對整個研究工作進行歸納和綜合而得出的總結(jié),對所得結(jié)果與已有結(jié)果的比較和項目尚存在的問題,以及進一步開展研究的見解與建議。結(jié)論要寫得概括、正確、完整、明確、精煉。最后說明完成此項目后的收獲和實踐感言。
擴展閱讀:項目管理模板-項目總結(jié)報告
合同號:
(項目名稱)
總結(jié)報告
項目經(jīng)理:
起止時間:
單位:XXX
一、項目概述
1.項目描述
2.項目干系人
二、項目總結(jié)
1.進度2.成本3.質(zhì)量4.
范圍
三、成功之處四、存在不足五、經(jīng)驗與教訓六、建議七、收獲
編制:
審核:年月日期:
友情提示:本文中關(guān)于《項目總結(jié)報告模板》給出的范例僅供您參考拓展思維使用,項目總結(jié)報告模板:該篇文章建議您自主創(chuàng)作。
來源:網(wǎng)絡(luò)整理 免責聲明:本文僅限學習分享,如產(chǎn)生版權(quán)問題,請聯(lián)系我們及時刪除。